FPGA-Based Channel Coding Architectures for 5G Wireless Using High-Level Synthesis
المؤلفون المشاركون
Mhaske, Swapnil
Kee, Hojin
Ly, Tai
Aziz, Ahsan
Spasojevic, Predrag
المصدر
International Journal of Reconfigurable Computing
العدد
المجلد 2017، العدد 2017 (31 ديسمبر/كانون الأول 2017)، ص ص. 1-23، 23ص.
الناشر
Hindawi Publishing Corporation
تاريخ النشر
2017-06-07
دولة النشر
مصر
عدد الصفحات
23
التخصصات الرئيسية
تكنولوجيا المعلومات وعلم الحاسوب
الملخص EN
We propose strategies to achieve a high-throughput FPGA architecture for quasi-cyclic low-density parity-check codes based on circulant-1 identity matrix construction.
By splitting the node processing operation in the min-sum approximation algorithm, we achieve pipelining in the layered decoding schedule without utilizing additional hardware resources.
High-level synthesis compilation is used to design and develop the architecture on the FPGA hardware platform.
To validate this architecture, an IEEE 802.11n compliant 608 Mb/s decoder is implemented on the Xilinx Kintex-7 FPGA using the LabVIEW FPGA Compiler in the LabVIEW Communication System Design Suite.
Architecture scalability was leveraged to accomplish a 2.48 Gb/s decoder on a single Xilinx Kintex-7 FPGA.
Further, we present rapidly prototyped experimentation of an IEEE 802.16 compliant hybrid automatic repeat request system based on the efficient decoder architecture developed.
In spite of the mixed nature of data processing—digital signal processing and finite-state machines—LabVIEW FPGA Compiler significantly reduced time to explore the system parameter space and to optimize in terms of error performance and resource utilization.
A 4x improvement in the system throughput, relative to a CPU-based implementation, was achieved to measure the error-rate performance of the system over large, realistic data sets using accelerated, in-hardware simulation.
نمط استشهاد جمعية علماء النفس الأمريكية (APA)
Mhaske, Swapnil& Kee, Hojin& Ly, Tai& Aziz, Ahsan& Spasojevic, Predrag. 2017. FPGA-Based Channel Coding Architectures for 5G Wireless Using High-Level Synthesis. International Journal of Reconfigurable Computing،Vol. 2017, no. 2017, pp.1-23.
https://search.emarefa.net/detail/BIM-1169423
نمط استشهاد الجمعية الأمريكية للغات الحديثة (MLA)
Mhaske, Swapnil…[et al.]. FPGA-Based Channel Coding Architectures for 5G Wireless Using High-Level Synthesis. International Journal of Reconfigurable Computing No. 2017 (2017), pp.1-23.
https://search.emarefa.net/detail/BIM-1169423
نمط استشهاد الجمعية الطبية الأمريكية (AMA)
Mhaske, Swapnil& Kee, Hojin& Ly, Tai& Aziz, Ahsan& Spasojevic, Predrag. FPGA-Based Channel Coding Architectures for 5G Wireless Using High-Level Synthesis. International Journal of Reconfigurable Computing. 2017. Vol. 2017, no. 2017, pp.1-23.
https://search.emarefa.net/detail/BIM-1169423
نوع البيانات
مقالات
لغة النص
الإنجليزية
الملاحظات
Includes bibliographical references
رقم السجل
BIM-1169423
قاعدة معامل التأثير والاستشهادات المرجعية العربي "ارسيف Arcif"
أضخم قاعدة بيانات عربية للاستشهادات المرجعية للمجلات العلمية المحكمة الصادرة في العالم العربي
تقوم هذه الخدمة بالتحقق من التشابه أو الانتحال في الأبحاث والمقالات العلمية والأطروحات الجامعية والكتب والأبحاث باللغة العربية، وتحديد درجة التشابه أو أصالة الأعمال البحثية وحماية ملكيتها الفكرية. تعرف اكثر