A new hardware architecture for fuzzy logic system acceleration

المؤلفون المشاركون

Alwan, Majid A.
Abbud, Aumalhuda Jani
Jawda, Muhammad A.

المصدر

The Iraqi Journal of Electrical and Electronic Engineering

العدد

المجلد 12، العدد 2 (31 ديسمبر/كانون الأول 2016)، ص ص. 188-197، 10ص.

الناشر

جامعة البصرة كلية الهندسة

تاريخ النشر

2016-12-31

دولة النشر

العراق

عدد الصفحات

10

التخصصات الرئيسية

تكنولوجيا المعلومات وعلم الحاسوب

الملخص EN

In this work, a new architecture is designed for fuzzy logic system.

The proposed architecture is implemented on field programed gate array (FPGA).

The hardware designed fuzzy systemimproves the excution speed with very high speed up factor using low cost availble kits such as FPGA.

The implementation of the proposed architecture uses very low amount of logic elements and logic array blocks as proven when implementing the proposed architucture on FPGA.

نمط استشهاد جمعية علماء النفس الأمريكية (APA)

Abbud, Aumalhuda Jani& Jawda, Muhammad A.& Alwan, Majid A.. 2016. A new hardware architecture for fuzzy logic system acceleration. The Iraqi Journal of Electrical and Electronic Engineering،Vol. 12, no. 2, pp.188-197.
https://search.emarefa.net/detail/BIM-760912

نمط استشهاد الجمعية الأمريكية للغات الحديثة (MLA)

Abbud, Aumalhuda Jani…[et al.]. A new hardware architecture for fuzzy logic system acceleration. The Iraqi Journal of Electrical and Electronic Engineering Vol. 12, no. 2 (2016), pp.188-197.
https://search.emarefa.net/detail/BIM-760912

نمط استشهاد الجمعية الطبية الأمريكية (AMA)

Abbud, Aumalhuda Jani& Jawda, Muhammad A.& Alwan, Majid A.. A new hardware architecture for fuzzy logic system acceleration. The Iraqi Journal of Electrical and Electronic Engineering. 2016. Vol. 12, no. 2, pp.188-197.
https://search.emarefa.net/detail/BIM-760912

نوع البيانات

مقالات

لغة النص

الإنجليزية

الملاحظات

Includes bibliographical references : p. 197

رقم السجل

BIM-760912