Real time VLSI IWT denosing architecture
المؤلفون المشاركون
al-Sulaifani, Ahmad K.
Salih, Ali Nabi
المصدر
العدد
المجلد 20، العدد 1 العلوم الصرفة و الهندسية (30 يونيو/حزيران 2017)، ص ص. 164-174، 11ص.
الناشر
تاريخ النشر
2017-06-30
دولة النشر
العراق
عدد الصفحات
11
التخصصات الرئيسية
العلوم الهندسية والتكنولوجية (متداخلة التخصصات)
العلوم الاقتصادية والمالية وإدارة الأعمال
الملخص EN
In the last decade many efficient VLSI architectures were designed to implement the discrete wavelet transform using the lifting scheme.
Most of these architectures do not operate in real-time.
This paper presents a scalable real time VLSI architectural to compute an integer wavelet transform (IWT) using the lifting scheme for (5/3) biorthogonal filter.
The proposed architecture is projected on (XC3S700A FG484) FPGA chip embedded on a Spartan 3A starter kit board.
An efficient formula is driven for controlling the delay introduced between tandem architectures that are adapted to work in real-time.
The layout of the integrated VLSI structure is simple and can be connected easily in tandem for computing IWT in real time.
A hard threshold module is designed and attached with proposed architecture to implement real time denosing application.
The achievement of the proposed architecture along with supplement hard threshold module is assessed by denoising a four benchmarks signals corrupted by adding white Gaussian noise.
The result outcomes show that the proposed IWT architecture has powerful performance in the real time wavelet based signal denoising process.
The architecture data word length is selected as 11-bits to avoided arithmetic overflow for two’s complement 8-bit integer data input.
The maximum operating frequency of the proposed architecture varies fro 26 MHz in 1-level to 14MHz in 5-level for decomposition/ reconstruction with hard threshold module in an FPGA implementation.
The hardware utilization varies from (50 %) in 1-level to (97%) for 5-level.
نمط استشهاد جمعية علماء النفس الأمريكية (APA)
Salih, Ali Nabi& al-Sulaifani, Ahmad K.. 2017. Real time VLSI IWT denosing architecture. Journal of Dohuk University،Vol. 20, no. 1 العلوم الصرفة و الهندسية, pp.164-174.
https://search.emarefa.net/detail/BIM-793382
نمط استشهاد الجمعية الأمريكية للغات الحديثة (MLA)
Salih, Ali Nabi& al-Sulaifani, Ahmad K.. Real time VLSI IWT denosing architecture. Journal of Dohuk University Vol. 20, no. 1 Pure and Engineering Sciences (Jun. 2017), pp.164-174.
https://search.emarefa.net/detail/BIM-793382
نمط استشهاد الجمعية الطبية الأمريكية (AMA)
Salih, Ali Nabi& al-Sulaifani, Ahmad K.. Real time VLSI IWT denosing architecture. Journal of Dohuk University. 2017. Vol. 20, no. 1 العلوم الصرفة و الهندسية, pp.164-174.
https://search.emarefa.net/detail/BIM-793382
نوع البيانات
مقالات
لغة النص
الإنجليزية
الملاحظات
Includes bibliographical references : p. 174
رقم السجل
BIM-793382
قاعدة معامل التأثير والاستشهادات المرجعية العربي "ارسيف Arcif"
أضخم قاعدة بيانات عربية للاستشهادات المرجعية للمجلات العلمية المحكمة الصادرة في العالم العربي
تقوم هذه الخدمة بالتحقق من التشابه أو الانتحال في الأبحاث والمقالات العلمية والأطروحات الجامعية والكتب والأبحاث باللغة العربية، وتحديد درجة التشابه أو أصالة الأعمال البحثية وحماية ملكيتها الفكرية. تعرف اكثر