Increasing the conversion speed of the counter-ramp analog-to-digital converter based on starting with suitable count

العناوين الأخرى

زيادة سرعة التغيير لمحول الإشارة التماثلية الى رقمية من نوع عداد-منحدر بالاعتماد على البدء بعد مناسب

المصدر

al-Mansour

العدد

المجلد 2020، العدد 33 (30 يونيو/حزيران 2020)، ص ص. 78-92، 15ص.

الناشر

كلية المنصور الجامعة :

تاريخ النشر

2020-06-30

دولة النشر

العراق

عدد الصفحات

15

التخصصات الرئيسية

الفيزياء

الموضوعات

الملخص AR

في هذا البحث تم تصميم و بناء تقنية مقترحة لزيادة سرعة التحويل لمحول الإشارة التماثلية الى رقمية نوع عداد- منحدر و هو يعتمد على البدء بِعَدّ مناسب، حيث أن المحول نوع عداد – منحدر اعادةً يبدأ بالعَدّ من الرقم صفر (0) في كل عملية تحويل.

في هذا العمل، تم اقتراح اربع نقاط لبدء العَدّ و هي: (00)H، (40)H، (80)Hو (C0)H، إذا كانت إشارات الادخال التماثلية ذات المستوى واطئ فإن الدائرة المقترحة سوف تبدأ بالعَدّ (00)H، و للإشارات ذات مستوى أعلى سوف تبدأ من العَدّ (40)H، و لإشارات التحويل بمستوى أعلى أكثر، سوف تبدأ بالعَدّ (80)H أو العَدّ H(C0 ) اعتمادا على مستوى الإشارة التماثلية الداخلة، و هكذا.

إن زيادة عدد نقاط بدء العَدّ يؤدي الى زيادة سرعة التغيير أكثر فأكثر، و لكن في الوقت نفسه سوف يزداد عدد دوائر المقارنات التماثلية أكثر فأكثر مما يؤدي الى زيادة تعقيد و كلفة الدائرة المقترحة.

في الحقيقة، تم فحص الدائرة المقترحة باختبار 16 و 32 عينة لمستوى فولتية إدخال تماثلية، وقد كانت النتائج مُشجعة حيث أن أقصى زمن للتحويل قد وصل الى 0، 64 نانو ثانية، أما في دائرة التحويل نوع عداد – منحدر الاعتيادية قد وصل أقصى زمن التحويل الى 2، 65 مايكرو ثانية.

الملخص EN

In this paper, a proposed technique is designed and implemented for increasing the conversion speed of the Counter-Ramp A/D converter.

It depends on starting with suitable count, whereas, the ordinary Counter-Ramp type always starts from zero (0) count in each conversion process.

In this work, four starting count points is proposed ((00)H, (40)H, (80)H, and (C0)H).

For very low level analog input signal, the proposed A/D converter starts from (00)H, and for higher level of input signal the proposed circuit starts from (40)H, and for high input signal level it will start from (80)H or (C0)H depending on signal level value.

Increasing these starting counts leads to increase in the conversion speed more and more, but at same time, more analog comparators should be added to the proposed circuit, i.

e.

the complexity of the circuit will be increased.

The proposed circuit is tested practically using 16 and 32 levels of analog input signal, and the results are stimulating.

The maximum conversion time value is lower than that of ordinary Counter-Ramp type, where, for the proposed circuit is close to 0.640 µsec, while for ordinary Counter-ramp type its value is close to 2.56 µsec.

نمط استشهاد جمعية علماء النفس الأمريكية (APA)

Said, Azad Badr. 2020. Increasing the conversion speed of the counter-ramp analog-to-digital converter based on starting with suitable count. al-Mansour،Vol. 2020, no. 33, pp.78-92.
https://search.emarefa.net/detail/BIM-979391

نمط استشهاد الجمعية الأمريكية للغات الحديثة (MLA)

Said, Azad Badr. Increasing the conversion speed of the counter-ramp analog-to-digital converter based on starting with suitable count. al-Mansour No. 33 (2020), pp.78-92.
https://search.emarefa.net/detail/BIM-979391

نمط استشهاد الجمعية الطبية الأمريكية (AMA)

Said, Azad Badr. Increasing the conversion speed of the counter-ramp analog-to-digital converter based on starting with suitable count. al-Mansour. 2020. Vol. 2020, no. 33, pp.78-92.
https://search.emarefa.net/detail/BIM-979391

نوع البيانات

مقالات

لغة النص

الإنجليزية

الملاحظات

Includes bibliographical references : p. 91

رقم السجل

BIM-979391