Design and implementation FFT rader-brenner algorithm using FPGA technique
Joint Authors
Mahdi, Muhammad U.
Hasib, Mustafa Dh.
Rashid, Fayiz A.
Source
Journal of Babylon University : Journal of Applied and Pure Sciences
Issue
Vol. 18, Issue 3 (30 Sep. 2010), pp.836-849, 14 p.
Publisher
Publication Date
2010-09-30
Country of Publication
Iraq
No. of Pages
14
Main Subjects
Information Technology and Computer Science
Topics
Abstract AR
تتطلب الحاجة لعرض سعة الإشارة بالنسبة للتردد للزمن الحقيقي من الأنظمة إلى استخدام محلل الطيف.
و يتناول هذا البحث تصميم و استخدام طريقة تحويل فورير السريع (FFT) على أساس تقنية الـ FPGA.
تعد تقنية حقل مصفوفات البوابات القابلة للبرمجة (FPGA) الخيار الجديد المتاح لتصنيع محلل القدرة.
ففي الوقت الذي تحافظ فيه هذه التقنية على الخصائص العالية للـ (ASIC)، فإنها تساعد في تلافي الكلفة العالية المترتبة على تطوير الجهاز و تتغلب على العجز في إمكانية تحوير تصميم الجهاز بعد الإنتاج.
فبالإضافة إلى إمكانيات الـ (FPGA) العالية في التكييف و مرونة التصميم، فإنها توفر الاستخدام للجهاز من خلال الاقتصاد في مجال اللوحة و القدرة الكهربائية المستهلكة في المنظومة.
و هذه من الفوائد التي لا تتوفر في شرائح معالجات الإشارات الرقمية الجاهزة.
و في مجال بحثنا العملي، استخدمنا جهاز الـ (FPGA) المعتمد على المماثلة مستخدما سلسلة أساسيات زايلنكس (F3-Li) و مماثلها لتمثيل المحرر التخطيطي.
و قد تم اختيار جهاز الـ XC-4085 من إنتاج شركة Xilinx Inc.
لأداء عملية المماثلة (Simulation).
الطرق التي تم استخدامها لتنفيذ فورير السريع هي و لوغارتمية رادر برنر.
و قد رشح عن هذه الطرق شروط تشغيل مختلفة فيما يخص الزمن الحقيقي.
و قد وجد أن جهاز المصمم أنه يعمل بنجاح عند التردد صعودا حتى 30 مليون ذبذبة في الثانية للتطبيقات في مجال الزمن الحقيقي.
أما النتائج التي تم الحصول عليها، فقد بينت أن جهاز المعتمد على حسابات تحويل ترددات فورير باستخدام لوغارتمية رادر برنر يعطي النتائج الفضل عند الأخذ بالاعتبار كلا من السرعة و التعقيدات و كذلك في عدد البوابات عند التنفيذ مقارنتا بطريقة فورير السريع للأساس 2 و للأساس 4.
Abstract EN
In many systems, the need to display the signal amplitude with respect to frequency in real time system has led to the requirements of spectrum analysis.
This work is concerned with the design and implementation FFT calculations based on (FPGA) technology.
A new option is available for constructing the FFT Rader-Brenner algorithm, which is FPGA.
The FPGA maintains the high specificity of the ASIC while avoiding its high development cost and its inability to accommodate design modifications after production.
Highly adaptable and design-flexible, (FPGAs) provide optimal device utilization through conservation of board space and system power important advantages not available with many stand-alone DSP chips.
In the work, the FPGA device used is based on simulation using Xilinx Foundation Series (F3.1i) and its simulator to simulate the schematic editor.
The selected device for simulation is XC-4085 from Xilinx Inc.
The method real time FFT used for implementation Rader-Brenner algorithm.
The resulted operates successfully at a clock frequency up to 15MHz for real time applications.
The results show that the calculating the FFT using Rader-Brenner algorithm provides the best results when the complexity and speed are considered also used less gate numbers for implementation than FFT Radix-2 and Radix-4.
American Psychological Association (APA)
Hasib, Mustafa Dh.& Rashid, Fayiz A.& Mahdi, Muhammad U.. 2010. Design and implementation FFT rader-brenner algorithm using FPGA technique. Journal of Babylon University : Journal of Applied and Pure Sciences،Vol. 18, no. 3, pp.836-849.
https://search.emarefa.net/detail/BIM-287459
Modern Language Association (MLA)
Hasib, Mustafa Dh.…[et al.]. Design and implementation FFT rader-brenner algorithm using FPGA technique. Journal of Babylon University : Journal of Applied and Pure Sciences Vol. 18, no. 3 (2010 ), pp.836-849.
https://search.emarefa.net/detail/BIM-287459
American Medical Association (AMA)
Hasib, Mustafa Dh.& Rashid, Fayiz A.& Mahdi, Muhammad U.. Design and implementation FFT rader-brenner algorithm using FPGA technique. Journal of Babylon University : Journal of Applied and Pure Sciences. 2010. Vol. 18, no. 3, pp.836-849.
https://search.emarefa.net/detail/BIM-287459
Data Type
Journal Articles
Language
English
Notes
Includes bibliographical references : p. 848-849
Record ID
BIM-287459