Reduction of the error in the hardware neural network

Other Title(s)

تقليل مستوى الخطأ لبناء الشبكة العصبية

Author

Zaghar, Zafir Rafi

Source

al-Khwarizmi Engineering Journal

Issue

Vol. 3, Issue 2 (31 Aug. 2007), pp.1-7, 7 p.

Publisher

University of Baghdad al-Khwarizmi College of Engineering

Publication Date

2007-08-31

Country of Publication

Iraq

No. of Pages

7

Main Subjects

Mathematics

Topics

Abstract AR

إن عملیة بناء الشبكات العصبیة الذكیة (ANNs) باستخدام المكونات المادیة یكسبھا سرعة عالیة مقارنة بالبرامجیات التي تنفذ على معالج أحادي مایكروي و ذلك بسبب كون البناء باستخدام المكونات المادیة یعتمد على المعالجة المتوازیة.

إن واحدة من احدث طرق البناء المادي المستخدمة ھي مصفوفة البوابات الواسعة القابلة للبرمجة (FPGA) و التي تتمیز بالمرونة و السرعة العالیة.

إن من محددات البناء باستخدام المكونات المادیة ھي كون ناقل البیانات محدد بسعة معینة ثابتة و ھذا التقیید یسبب إضافة نسبة خطاء إلى النتائج النهائیة.

سیقوم ھذا البحث باشتقاق المعادلات التي تمثل نسبة الخطاء الإضافي و تقترح طریقة مناسبة لتقلیل ھذا الخطاء و بزیادة كلفة قلیلة للحصول على نسبة خطاء قلیلة مع كلفة غیر عالیة.

Abstract EN

Specialized hardware implementations of Artificial Neural Networks (ANNs) can offer faster execution than general-purpose microprocessors by taking advantage of reusable modules, parallel processes and specialized computational components.

Modern high-density Field Programmable Gate Arrays (FPGAs) offer the required flexibility and fast design-to-implementation time with the possibility of exploiting highly parallel computations like those required by ANNs in hardware.

The bounded width of the data in FPGA ANNs will add an additional error to the result of the output.

This paper derives the equations of the additional error value that generate from bounded width of the data and proposed a method to reduce the effect of the error to give an optimal result in the output with a low cost.

American Psychological Association (APA)

Zaghar, Zafir Rafi. 2007. Reduction of the error in the hardware neural network. al-Khwarizmi Engineering Journal،Vol. 3, no. 2, pp.1-7.
https://search.emarefa.net/detail/BIM-340191

Modern Language Association (MLA)

Zaghar, Zafir Rafi. Reduction of the error in the hardware neural network. al-Khwarizmi Engineering Journal Vol. 3, no. 2 (2007), pp.1-7.
https://search.emarefa.net/detail/BIM-340191

American Medical Association (AMA)

Zaghar, Zafir Rafi. Reduction of the error in the hardware neural network. al-Khwarizmi Engineering Journal. 2007. Vol. 3, no. 2, pp.1-7.
https://search.emarefa.net/detail/BIM-340191

Data Type

Journal Articles

Language

English

Notes

Includes bibliographical references : p. 6

Record ID

BIM-340191