An efficient network-on-chip architecture based on the fat-tree (FT)‎ topology

Joint Authors

Bouhraoua, Abd al-Hafiz
al-Rabba, Muhammad E. S.

Source

The Arabian Journal for Science and Engineering. Section C, Theme issues

Issue

Vol. 32, Issue 2C(s) (31 Dec. 2007), pp.13-26, 14 p.

Publisher

King Fahd University of Petroleum and Minerals

Publication Date

2007-12-31

Country of Publication

Saudi Arabia

No. of Pages

14

Main Subjects

Electronic engineering

Topics

Abstract AR

سيتم وصف و تقديم طريقة جديدة لتصميم الشبكات الموجودة داخل الدارات الإلكترونية ذات الكفاءة الفائقة باستخدام طوبولوجيا الشجرة العريضة المعدلة.

هذا و يقوم النهج المقترح بإزالة التنافس و تخفيف الكمون من خلال تحسين الطوبولوجيا و مسارات التوجيه.

و تؤدي الطوبولوجيا المعتمدة إلى زيادة الأداء بدون زيادة كبيرة في تكلفة التوجيه.

و قد تم تحقيق هذا بتبني تصميم بسيط للتوجيه و الذي لا يحتوي على ذاكرة للتخزين و يتيح توجيها للبيانات خاليا من التصادم.

و تظهر نتائج المحاكاة أن مستوى الأداء الذي حققته كل من الطوبولجيا و مسار البنية (مستوى الناتج < 90 %) أعلى بكثير مما يوجد حاليا في الشبكات الأخرى (50-40 %).

كما تظهر تقديرات المساحة المبنية على التوليف المنطقي أن التوجيه المقترح يحتاج المساحة أقل بكثير من الموجهات الحالية.

و يرجع ذلك إلى بساطة التوجيه المستخدم و إزالة الذاكرة من هذه الموجهات.

Abstract EN

A novel approach for an efficient network-on-chip (NoC) using a modified Fat Tree is presented.

The proposed approach totally eliminates contention and reduces the latency through an improved topology and router architecture.

The adopted topology increases performance without a substantial increase in the routing cost.

This is achieved by using an improved buffer-less, parameterizable router architecture.

The proposed router architecture is simple to implement yet can achieve the required packet collision avoidance.

Simulation results that show the level of performance achieved by both the topology and the router architecture are presented.

A throughput of more than 90%, which is significantly above the 40–50% usually seen in other NoCs, is achieved.

Area estimates based on logic synthesis results show that the proposed routers have significantly less area than other NoC routers.

This is due to the simple routing function used and the removal of buffers.

American Psychological Association (APA)

Bouhraoua, Abd al-Hafiz& al-Rabba, Muhammad E. S.. 2007. An efficient network-on-chip architecture based on the fat-tree (FT) topology. The Arabian Journal for Science and Engineering. Section C, Theme issues،Vol. 32, no. 2C(s), pp.13-26.
https://search.emarefa.net/detail/BIM-358468

Modern Language Association (MLA)

Bouhraoua, Abd al-Hafiz& al-Rabba, Muhammad E. S.. An efficient network-on-chip architecture based on the fat-tree (FT) topology. The Arabian Journal for Science and Engineering. Section C, Theme issues Vol. 32, no. 2C(s) (Dec. 2007), pp.13-26.
https://search.emarefa.net/detail/BIM-358468

American Medical Association (AMA)

Bouhraoua, Abd al-Hafiz& al-Rabba, Muhammad E. S.. An efficient network-on-chip architecture based on the fat-tree (FT) topology. The Arabian Journal for Science and Engineering. Section C, Theme issues. 2007. Vol. 32, no. 2C(s), pp.13-26.
https://search.emarefa.net/detail/BIM-358468

Data Type

Journal Articles

Language

English

Notes

Includes bibliographical references : p. 25-26

Record ID

BIM-358468