Xilinx FPGA implementation of arithmetic logic shift unit (ALSU)‎

المؤلف

Tawfiq, Raghad Zuhayr

المصدر

Iraqi Journal of Computer, Communications and Control Engineering

العدد

المجلد 6، العدد 3 (31 ديسمبر/كانون الأول 2006)، ص ص. 90-100، 11ص.

الناشر

الجامعة التكنولوجية

تاريخ النشر

2006-12-31

دولة النشر

العراق

عدد الصفحات

11

التخصصات الرئيسية

تكنولوجيا المعلومات وعلم الحاسوب

الموضوعات

الملخص EN

A Field Programmable Gate Array (FPGA) is a digital integrated circuit that can be programmed to do any type of digital function.

This paper represents how to map the arithmetic logic shift unit (ALSU) to the Xilinx FPGA Chip.

The ALSU architecture was captured through the use of the VHDL hardware description language.

Xilinx Integrated Software Environment 1SF.

6.i (project navigator) CAD software package was used to synthesize and implement the architecture of the ALSU to the FPGA chip.

The architecture was functionally and performance validated through the package software simulation via post-synthesis and post-implementation software simulations.

نمط استشهاد جمعية علماء النفس الأمريكية (APA)

Tawfiq, Raghad Zuhayr. 2006. Xilinx FPGA implementation of arithmetic logic shift unit (ALSU). Iraqi Journal of Computer, Communications and Control Engineering،Vol. 6, no. 3, pp.90-100.
https://search.emarefa.net/detail/BIM-279216

نمط استشهاد الجمعية الأمريكية للغات الحديثة (MLA)

Tawfiq, Raghad Zuhayr. Xilinx FPGA implementation of arithmetic logic shift unit (ALSU). Iraqi Journal of Computer, Communications and Control Engineering Vol. 6, no. 3 (Dec. 2006), pp.90-100.
https://search.emarefa.net/detail/BIM-279216

نمط استشهاد الجمعية الطبية الأمريكية (AMA)

Tawfiq, Raghad Zuhayr. Xilinx FPGA implementation of arithmetic logic shift unit (ALSU). Iraqi Journal of Computer, Communications and Control Engineering. 2006. Vol. 6, no. 3, pp.90-100.
https://search.emarefa.net/detail/BIM-279216

نوع البيانات

مقالات

لغة النص

الإنجليزية

الملاحظات

Includes appendices : p. 97-100

رقم السجل

BIM-279216