Delay Efficient 32-Bit Carry-Skip Adder

المؤلفون المشاركون

Radhakrishnan, Damu
Lin, Yu Shen

المصدر

VLSI Design

العدد

المجلد 2008، العدد 2008 (31 ديسمبر/كانون الأول 2008)، ص ص. 1-8، 8ص.

الناشر

Hindawi Publishing Corporation

تاريخ النشر

2008-04-02

دولة النشر

مصر

عدد الصفحات

8

التخصصات الرئيسية

العلوم الهندسية و تكنولوجيا المعلومات

الملخص EN

The design of a 32-bit carry-skip adder to achieve minimum delay is presented in this paper.

A fast carry look-ahead logic using group generate and group propagate functions is used to speed up the performance of multiple stages of ripple carry adders.

The group generate and group propagate functions are generated in parallel with the carry generation for each block.

The optimum block sizes are decided by considering the critical path into account.

The new architecture delivers the sum and carry outputs in lesser unit delays than existing carry-skip adders.

The adder is implemented in 0.25 μm CMOS technology at 3.3 V.

The critical delay for the proposed adder is 3.4 nanoseconds.

The simulation results show that the proposed adder is 18% faster than the current fastest carry-skip adder.

نمط استشهاد جمعية علماء النفس الأمريكية (APA)

Lin, Yu Shen& Radhakrishnan, Damu. 2008. Delay Efficient 32-Bit Carry-Skip Adder. VLSI Design،Vol. 2008, no. 2008, pp.1-8.
https://search.emarefa.net/detail/BIM-455513

نمط استشهاد الجمعية الأمريكية للغات الحديثة (MLA)

Lin, Yu Shen& Radhakrishnan, Damu. Delay Efficient 32-Bit Carry-Skip Adder. VLSI Design No. 2008 (2008), pp.1-8.
https://search.emarefa.net/detail/BIM-455513

نمط استشهاد الجمعية الطبية الأمريكية (AMA)

Lin, Yu Shen& Radhakrishnan, Damu. Delay Efficient 32-Bit Carry-Skip Adder. VLSI Design. 2008. Vol. 2008, no. 2008, pp.1-8.
https://search.emarefa.net/detail/BIM-455513

نوع البيانات

مقالات

لغة النص

الإنجليزية

الملاحظات

Includes bibliographical references

رقم السجل

BIM-455513