Static Switching Dynamic Buffer Circuit

المؤلفون المشاركون

Mishra, R. A.
Nagaria, Rajendra Kumar
Pandey, A. K.

المصدر

Journal of Engineering

العدد

المجلد 2013، العدد 2013 (31 ديسمبر/كانون الأول 2013)، ص ص. 1-11، 11ص.

الناشر

Hindawi Publishing Corporation

تاريخ النشر

2013-03-26

دولة النشر

مصر

عدد الصفحات

11

التخصصات الرئيسية

هندسة مدنية

الملخص EN

We proposed footless domino logic buffer circuit.

It minimizes redundant switching at the dynamic and the output nodes.

The proposed circuit avoids propagation of precharge pulse to the output node and allows the dynamic node which saves power consumption.

Simulation is done using 0.18 µm CMOS technology.

We have calculated the power consumption, delay, and power delay product of the proposed circuit and compared the results with the existing circuits for different logic function, loading condition, clock frequency, temperature, and power supply.

Our proposed circuit reduces power consumption and power delay product as compared to the existing circuits.

نمط استشهاد جمعية علماء النفس الأمريكية (APA)

Pandey, A. K.& Mishra, R. A.& Nagaria, Rajendra Kumar. 2013. Static Switching Dynamic Buffer Circuit. Journal of Engineering،Vol. 2013, no. 2013, pp.1-11.
https://search.emarefa.net/detail/BIM-487846

نمط استشهاد الجمعية الأمريكية للغات الحديثة (MLA)

Pandey, A. K.…[et al.]. Static Switching Dynamic Buffer Circuit. Journal of Engineering No. 2013 (2013), pp.1-11.
https://search.emarefa.net/detail/BIM-487846

نمط استشهاد الجمعية الطبية الأمريكية (AMA)

Pandey, A. K.& Mishra, R. A.& Nagaria, Rajendra Kumar. Static Switching Dynamic Buffer Circuit. Journal of Engineering. 2013. Vol. 2013, no. 2013, pp.1-11.
https://search.emarefa.net/detail/BIM-487846

نوع البيانات

مقالات

لغة النص

الإنجليزية

الملاحظات

Includes bibliographical references

رقم السجل

BIM-487846