High-Performance Timing-Driven Rank Filter

المؤلفون المشاركون

Szántó, Péter
Szedő, Gábor
Fehér, Béla

المصدر

VLSI Design

العدد

المجلد 2008، العدد 2008 (31 ديسمبر/كانون الأول 2008)، ص ص. 1-6، 6ص.

الناشر

Hindawi Publishing Corporation

تاريخ النشر

2008-01-31

دولة النشر

مصر

عدد الصفحات

6

التخصصات الرئيسية

العلوم الهندسية و تكنولوجيا المعلومات

الملخص EN

This paper presents an FPGA implementation of a high-performance rank filter for video and image processing.

The architecture exploits the features of current FPGAs and offers tradeoffs between complexity and performance.

By maximizing the operating frequency, the complexity of the filter structure can be considerably reduced compared to previous 2D architectures.

نمط استشهاد جمعية علماء النفس الأمريكية (APA)

Szántó, Péter& Szedő, Gábor& Fehér, Béla. 2008. High-Performance Timing-Driven Rank Filter. VLSI Design،Vol. 2008, no. 2008, pp.1-6.
https://search.emarefa.net/detail/BIM-496015

نمط استشهاد الجمعية الأمريكية للغات الحديثة (MLA)

Szántó, Péter…[et al.]. High-Performance Timing-Driven Rank Filter. VLSI Design No. 2008 (2008), pp.1-6.
https://search.emarefa.net/detail/BIM-496015

نمط استشهاد الجمعية الطبية الأمريكية (AMA)

Szántó, Péter& Szedő, Gábor& Fehér, Béla. High-Performance Timing-Driven Rank Filter. VLSI Design. 2008. Vol. 2008, no. 2008, pp.1-6.
https://search.emarefa.net/detail/BIM-496015

نوع البيانات

مقالات

لغة النص

الإنجليزية

الملاحظات

Includes bibliographical references

رقم السجل

BIM-496015